超声波气体流量计研发探讨 七十六
时钟源模块
时钟源模块为系统中各个元件提供工作时钟。本系统中时钟源模块由一个50MHz有源晶振和一个分频器元件构成。50MHz时钟信号通过FPGA全局时钟线CLOCK9输入FPGA,分频器将50MHz时钟信号作分频处理,转换成1个1MHz时钟信号、1个500KHz时钟信号和1个5KHz时钟信号。其中1MHz时钟信号作为内部时钟,作为定时器的基准时钟;5KHz时钟信号作为内部时钟,当FPGA对A/D转换器进行状态机控制时,提供状态转换时钟;500KHz时钟信号作为外部时钟,通过I/O输出,为A/D转换芯片提供转换时钟。分频器元件在FPGA中用VHDL语言设计实现,通过对主频50MHz脉冲增计数方式进行分频。
超声波流量计