首页头部标志
   新闻分类
   联系我们
  • 电话:0411-86632519
  • 传真:0411-86610519
  • 邮箱:dlysys@163.com


 
电磁流量计设计程序研究与探讨 五十九
时间:2012/8/4 8:04:25  来源:本站原创  点击:2074

电磁流量计设计程序研究与探讨  五十九

电磁流量计铁电存储器的使能片选CS与单片机的P52端口相连,当为高电平时,所有的输出均处于高阻态,同时芯片忽略其它的输入,此时芯片保持在低功耗状态。当片选为低电平时,芯片根据SCK的信号而动作,在任何操作之前,CS必须有一个下降沿;串行输出SO与单片机的P51端口相连,SO是数据输入管脚。它只在读操作中有效,否则均保持高阻状态,包括在HOLD管脚为低电平的时。数据在时钟的下降沿移出Nso上;写保护WP与端EP53相连,这个管脚的作用是阻止对状态寄存器进行写操作,因为其它的写保护特性是通过状态寄存器来控制的;VSS为电源地;串行输入SI与端口P51相连,所有的传输数据都是通过这个管脚输入芯片的。此引脚的信号在时钟的上升沿被采样,在其它时间被忽略。串行时钟SCK与端VIP50相连,所有的输入输出都与时钟信号同步,输入在时钟的上升沿被锁存,而输出则出现在时钟的下降沿;HOLD与端口P54相连,当CPU中止当前内存操作时,HOLDrJl脚被使用。使HOLDiJI脚置为低电平,则暂停当前的操作。芯片忽略SCKCS上的所有的改变,只有当SCK信号为低电平时,HOLD状态才会发生改变;VDD为铁电存储器的电源,接33V的电压,而.这也是在芯片低功耗操作时的正常电压。

电磁流量计

 

 

 
上一篇:电磁流量计抗干扰技术探讨 二
下一篇:电磁流量计抗干扰技术探讨 一